Einfuehrung in VHDL und FPGAs (Teil II)

Aus LaborWiki
Version vom 25. November 2014, 03:15 Uhr von Marcus (Diskussion | Beiträge)
(Unterschied) ← Nächstältere Version | Aktuelle Version (Unterschied) | Nächstjüngere Version → (Unterschied)
Wechseln zu: Navigation, Suche
Einfuehrung in VHDL und FPGAs (Teil II)
Akteur Jörg Bornschein
Akteur Email
Akteur URL
Beginn 2006/09/07 19:30:00
Ende
Ort LABOR e.V., Rottstr. 31, 44793 Bochum
Verantwortlich
Publikum
Schlagworte Elektronik, FPGA
Art talk
Rahmenveranstaltung
Export iCalendar-Datei
Kurzbeschreibung: FPGAs bieten einen kostengünstigen Einstieg in die Hardwareentwicklung.


Teaser

FPGAs bieten einen kostengünstigen Einstieg in die Hardwareentwicklung.

Analog zur sequentiellen Programmierung, bei der man bevorzugt Hochsprachen einsetzt um Algoritmen zu beschreiben, verwendet man synthesefähige Hochsprachen wie VHDL oder Verilog um Hardware zu entwickeln.

Der Vortrag behandelt vorraussichtlich die Folgenden Themen:

  • Fähigkeiten und Aufbau marktüblicher FPGAs
  • Einführung VHDL: Syntax, Typen und Komponenten
  • Einführung VHDL: Concurrents statments, Processes
  • Synthese und Implementation (am Beispiel der Xilinx Entwicklertools)
  • Beispielcode
  • Design-Tips für digitale Schaltungen