Veranstaltung/VHDL und FPGAs Teil II: Unterschied zwischen den Versionen
Aus LaborWiki
Keine Bearbeitungszusammenfassung |
Keine Bearbeitungszusammenfassung |
||
Zeile 2: | Zeile 2: | ||
* Was: Einfuehrung in VHDL und FPGAs (Teil II) | * Was: Einfuehrung in VHDL und FPGAs (Teil II) | ||
* Wann: Donnerstag, den 07.09 2006 19:30 | * Wann: Donnerstag, den 07.09 2006 19:30 | ||
* Wo: [[ | * Wo: [[Labor]] | ||
* Wer: Joerg Bornschein | * Wer: Joerg Bornschein | ||
Version vom 13. Juli 2008, 20:15 Uhr
Facts
- Was: Einfuehrung in VHDL und FPGAs (Teil II)
- Wann: Donnerstag, den 07.09 2006 19:30
- Wo: Labor
- Wer: Joerg Bornschein
FPGAs bieten einen kostengünstigen Einstieg in die Hardwareentwicklung.
Analog zur sequentiellen Programmierung, bei der man bevorzugt Hochsprachen einsetzt um Algoritmen zu beschreiben, verwendet man synthesefähige Hochsprachen wie VHDL oder Verilog um Hardware zu entwickeln.
Der Vortrag behandelt vorraussichtlich die Folgenden Themen:
- Fähigkeiten und Aufbau marktüblicher FPGAs
- Einführung VHDL: Syntax, Typen und Komponenten
- Einführung VHDL: Concurrents statments, Processes
- Synthese und Implementation (am Beispiel der Xilinx Entwicklertools)
- Beispielcode
- Design-Tips für digitale Schaltungen