Veranstaltungsreihe/FPGA Arbeitsgruppe: Unterschied zwischen den Versionen
Aus LaborWiki
(→Teaser) |
Keine Bearbeitungszusammenfassung |
||
Zeile 1: | Zeile 1: | ||
==Facts== | ==Facts== | ||
* Was: FPGA Arbeitsgruppe | * Was: FPGA Arbeitsgruppe | ||
* Wann: Montags, 14-tägig | * Wann: Montags, 14-tägig | ||
Zeile 6: | Zeile 5: | ||
==Teaser== | ==Teaser== | ||
[[Bild:FPGA.jpg|180px|right]] | |||
[http://de.wikipedia.org/wiki/FPGA FPGAs] sind frei konfigurierbare Halbleiter. Der Benutzer (Wir!) koennen mit Hilfe von Hochsprachen wie [[Einfuehrung_in_VHDL_und_FPGA|VHDL]] oder Verilog eigene Digitalschaltkreise beschreiben und diese immer wieder neu in den FPGA laden. Bei geeigneten Problemen können so schon kleine FPGAs grosse Rechenleistung entfalten, wie sie selbst von hochgerüsteten PCs nicht zu erreichen sind. Auf der anderen Seite koennen auch komplizierte Steuerwerke fuer viele I/O-Pins umgesetzt werden; oder einfach eine oder mehrere CPUs. | [http://de.wikipedia.org/wiki/FPGA FPGAs] sind frei konfigurierbare Halbleiter. Der Benutzer (Wir!) koennen mit Hilfe von Hochsprachen wie [[Einfuehrung_in_VHDL_und_FPGA|VHDL]] oder Verilog eigene Digitalschaltkreise beschreiben und diese immer wieder neu in den FPGA laden. Bei geeigneten Problemen können so schon kleine FPGAs grosse Rechenleistung entfalten, wie sie selbst von hochgerüsteten PCs nicht zu erreichen sind. Auf der anderen Seite koennen auch komplizierte Steuerwerke fuer viele I/O-Pins umgesetzt werden; oder einfach eine oder mehrere CPUs. |
Version vom 4. Februar 2007, 13:30 Uhr
Facts
- Was: FPGA Arbeitsgruppe
- Wann: Montags, 14-tägig
- Wer: Joerg Bornschein
FPGAs sind frei konfigurierbare Halbleiter. Der Benutzer (Wir!) koennen mit Hilfe von Hochsprachen wie VHDL oder Verilog eigene Digitalschaltkreise beschreiben und diese immer wieder neu in den FPGA laden. Bei geeigneten Problemen können so schon kleine FPGAs grosse Rechenleistung entfalten, wie sie selbst von hochgerüsteten PCs nicht zu erreichen sind. Auf der anderen Seite koennen auch komplizierte Steuerwerke fuer viele I/O-Pins umgesetzt werden; oder einfach eine oder mehrere CPUs.
Interessante Entwickler-Boards gibt es ab ~150€, einfachere auch schon für unter 100€.
Beispiele fuer FPGA Projekte:
- Farb Borg 3d
- 1541 im FPGA
- Div. Projekte im Subversion unter vhdl -- z.B. cryptographische Verfahren, 32Bit CPUs