Veranstaltung/VHDL und FPGAs Teil II

Aus LaborWiki
Version vom 25. November 2014, 04:14 Uhr von Marcus (Diskussion | Beiträge) (Marcus verschob die Seite VHDL und FPGAs Teil II nach Veranstaltung/VHDL und FPGAs Teil II, ohne dabei eine Weiterleitung anzulegen)
Wechseln zu: Navigation, Suche

Facts

  • Was: Einfuehrung in VHDL und FPGAs (Teil II)
  • Wann: Donnerstag, den 07.09 2006 19:30
  • Wo: Labor
  • Wer: Joerg Bornschein

Teaser

FPGAs bieten einen kostengünstigen Einstieg in die Hardwareentwicklung.

Analog zur sequentiellen Programmierung, bei der man bevorzugt Hochsprachen einsetzt um Algoritmen zu beschreiben, verwendet man synthesefähige Hochsprachen wie VHDL oder Verilog um Hardware zu entwickeln.

Der Vortrag behandelt vorraussichtlich die Folgenden Themen:

  • Fähigkeiten und Aufbau marktüblicher FPGAs
  • Einführung VHDL: Syntax, Typen und Komponenten
  • Einführung VHDL: Concurrents statments, Processes
  • Synthese und Implementation (am Beispiel der Xilinx Entwicklertools)
  • Beispielcode
  • Design-Tips für digitale Schaltungen

Links